• English
    • العربية
  • English
  • تسجيل الدخول
  • جامعة قطر
  • مكتبة جامعة قطر
  •  الصفحة الرئيسية
  • الوحدات والمجموعات
  • المساعدة
    • إرسال الأعمال الأكاديمية
    • سياسات الناشر
    • أدلة المستخدم
    • الأسئلة الأكثر تكراراً
  • عن المستودع الرقمي
    • الرؤية والرسالة
عرض التسجيلة 
  •   مركز المجموعات الرقمية لجامعة قطر
  • المستودع الرقمي لجامعة قطر
  • أكاديمية
  • مساهمة أعضاء هيئة التدريس
  • كلية الهندسة
  • علوم وهندسة الحاسب
  • عرض التسجيلة
  • مركز المجموعات الرقمية لجامعة قطر
  • المستودع الرقمي لجامعة قطر
  • أكاديمية
  • مساهمة أعضاء هيئة التدريس
  • كلية الهندسة
  • علوم وهندسة الحاسب
  • عرض التسجيلة
  •      
  •  
    JavaScript is disabled for your browser. Some features of this site may not work without it.

    FPGA implementation of a hardware XTEA light encryption engine in co-design computing systems

    Thumbnail
    التاريخ
    2017
    المؤلف
    AlMeer, Mohamed H.
    البيانات الوصفية
    عرض كامل للتسجيلة
    الملخص
    In the era of viruses and hackers targeting high-tech information transported across the Internet, security is becoming a paramount goal. A cryptographic system is a method of hiding information where only the person owning the related secret key can open it. There are several types of cryptography algorithms that differ from each other in security complexity, the size of key and words operated on, and the processing time. We analyse the development of a light and relatively fast hardware implementation of the Extended Tiny Encryption Algorithm (XTEA). This paper presents a hardware accelerated XTEA Encryption-Decryption system based on FPGA (Field Programmable Gate Array) logic devices, namely the Altera Cyclone-V FPGA assisted with a NIOS II soft-core basic processor. The NIOS II processor behaved as a software execution platform, while the FPGA hardware approach synthesised the XTEA algorithm using VHDL code. In addition, a co-design approach is considered where the NIOS II processor co-processed with the XTEA Hardware accelerator module is tested in practice. A throughput of over 113 Mb/s is reached and an 26x speedup was recorded in regard to the soft processor implementation. In addition, hardware replication of the basic XTEA circuit has been shown to be a realistic method to increase the throughput to an even much higher rate. 1 2017 IEEE.
    DOI/handle
    http://dx.doi.org/10.1109/INTECH.2017.8102419
    http://hdl.handle.net/10576/16043
    المجموعات
    • علوم وهندسة الحاسب [‎2482‎ items ]

    entitlement


    مركز المجموعات الرقمية لجامعة قطر هو مكتبة رقمية تديرها مكتبة جامعة قطر بدعم من إدارة تقنية المعلومات

    اتصل بنا | ارسل ملاحظاتك
    اتصل بنا | ارسل ملاحظاتك | جامعة قطر

     

     

    الصفحة الرئيسية

    أرسل عملك التابع لجامعة قطر

    تصفح

    محتويات مركز المجموعات الرقمية
      الوحدات والمجموعات تاريخ النشر المؤلف العناوين الموضوع النوع اللغة الناشر
    هذه المجموعة
      تاريخ النشر المؤلف العناوين الموضوع النوع اللغة الناشر

    حسابي

    تسجيل الدخول

    إحصائيات

    عرض إحصائيات الاستخدام

    عن المستودع الرقمي

    الرؤية والرسالة

    المساعدة

    إرسال الأعمال الأكاديميةسياسات الناشرأدلة المستخدمالأسئلة الأكثر تكراراً

    مركز المجموعات الرقمية لجامعة قطر هو مكتبة رقمية تديرها مكتبة جامعة قطر بدعم من إدارة تقنية المعلومات

    اتصل بنا | ارسل ملاحظاتك
    اتصل بنا | ارسل ملاحظاتك | جامعة قطر

     

     

    Video